Вывод питания от источника
напряжения
Основными параметрами компараторов являются: чувствительность Uвхмин (точность, с которой компаратор
может различать входной и опорный сигналы), быстродействие (скорость отклика,
определяемая задержкой срабатывания и временем нарастания сигнала), нагрузочная
способность (способность компаратора управлять определенным числом входов
цифровых микросхем).
Компаратор К554СА2 (см. рисунок) имеет два дифференциальных усилительных
каскада, выходной эмиттерный повторитель, стабилитронные схемы сдвига уровня и
цепь ограничения амплитуды выходного сигнала. Дифференциальный входной каскад (VT1 и VT4) имеет обычное для интегральных ОУ малое напряжение
смещения нуля. На эммитеры транзисторов VT1 и VT4
напряжение питания подается от генератора стабильного тока VT5, благодаря чему коллекторные токи
транзисторов первого каскада почти не зависят входного синфазного сигнала.
Второй дифференциальный каскад (VT3 и VT6) имеет балансную схему подачи
смещения. В сбалансированном состоянии напряжение одиночного выхода этого
каскада колебаниях положительного напряжения питания не меняется. Тем самым
фиксируется потенциал базы транзистора VT2 (при включении положительного напряжения питания
коллекторные токи транзисторов VT6 и VT3 также увеличиваются, оставляя
напряжение коллекторного транзистора VT3 постоянным).
Для увеличения нагрузочной способности выхода по току транзистор VT6 снабжен эмиттерным повторителем VT8. Интегральный стабилитрон VD1, включенный в эмиттерные цепи
транзисторов второго каскада, имеет опорное напряжение +6,2 В, что фиксирует
потенциалы без транзисторов VT3 и VT6 на уровне примерно +6,9В.
Следовательно, допустимый сигнал входов компаратора может приближаться к 7 В.
Стабилитрон VD2, включенный в цепь выходного
эмиттерного повторителя, сдвигает уровень выходного сигнала «вниз» на 6,2 В,
чтобы сделать его совместимым с входными сигналами для цифровых микросхем ТТЛ -
типа. Транзистор VT9 изолирует
выходную цепь от схемы смещения генератора тока входного каскада VT5 с компенсирующим диодом (VT10 в диодном включении). транзистор VT7 (в диодном включении) ограничивает
размах выходного сигнала в положительной области: при уровнях сигнала на
выходе, больших +4 В, транзистор VT7
открывается и шунтирует дифференциальный выход второго каскада. благодаря
ограничению амплитуды значительно увеличивается быстродействие компаратора [6].
Рисунок
4 - Принципиальная электрическая схема К554СА2, зависимости времени нарастания
выходного напряжение соответственно от входного напряжения и емкости нагрузки
Рисунок
5 - Условно-графическое изображение К554СА2
Таблица
1 - Электрические параметры К554СА2
1
|
Номинальное напряжение
питания Ucc1 Ucc2
|
12 В +10% -6 В +10%
|
2
|
Напряжение смещения нуля
|
не более 7,5 мВ
|
3
|
Выходное напряжение низкого
уровня
|
не более 0,3 В
|
4
|
Выходное напряжение
высокого уровня
|
2,5...4 В
|
5
|
Ток потребления от
источника питания Ucc1 от источника питания Ucc2
|
не более 9 мА не более 8
мА
|
6
|
Средний входной ток
|
не более 75 мкА
|
7
|
Разность входных токов
|
не более 10 мкА
|
8
|
Время задержки выключения
|
не более 120 нс
|
9
|
Коэффициент усиления
напряжения
|
не менее 750
|
Таблица
2 - Предельно допустимые режимы эксплуатации К554СА2
1
|
Напряжение питания Ucc1
Ucc2
|
10,8...13,2 В -5,4...-6,6
В
|
2
|
Значение статического
потенциала
|
200 В
|
3
|
Максимальное входное
дифференциальное напряжение
|
4,5 В
|
4
|
Минимальное сопротивление
нагрузки
|
1 кОм
|
5
|
Температура окружающей
среды
|
-45...+85 °C
|
3.3 Генератор
EPSON SPG 8651B
Fosc.
= 100 kHz
Рисунок
6 - Внутреннее устройство
Рисунок
7 - Внешний вид [7]
Рисунок
8 - Распиновка
Таблица
3 - Настройка генератора [7]
3.4 Дешифратор
К564ИД4 для ЖКИ
Микросхема 564ИД4 (CD4055A) - аналог CD4055A - дешифратор, переводящий
двоичный позиционный код в десятичный эквивалент (одна декада: 0...9). К
выводам 564ИД4 (CD4055A) подключается семисегментный жидкокристаллический
индикатор (ЖКИ, liquid crystal display - LCD), причём микросхема имеет вывод
сформированного напряжения модуляции для ЖКИ. Дешифратор 564ИД4 (CD4055A) может
получать два напряжения питания Uи.п (вывод 16) -Uи.п (вывод 17). Входной
скачок однополярный (от 0 к +Uи.п) после каскадов сдвига уровня станет
двухполярным. Внутренняя схема дешифратора 564ИД4 (CD4055A) позволяет увеличить
почти в 4 раза результирующий потенциал, выделяющийся на сегменте ЖКИ, в
сравнении с входным модулирующим напряжением. Например, если Uмод = 4В,
результирующее напряжение UЖКИ = 15В. Повышенное напряжение между сегментом ЖКИ
и его общей проводящей поверхностно необходимо для индикаторов большого
размера. Пределы модулирующей частоты для дешифратора 564ИД4 (CD4055A): от 30
Гц (ниже заметно мерцание ЖКИ) до 200 Гц - предел быстродействия ЖКИ.
Внутренний сигнал разрешения входа сегмента Е1 формируется для того, чтобы
зажигался только выбранный сегмент [8].
Рисунок
9 - Распиновка
Рисунок
10 - Структурная схема МС
Рисунок
11 - Временная диаграммы работы с ЖКИ
Рисунок
12 - Структурная схема выхода на сегмент
В качестве генератора, обеспечивающего смену полярности на ЖКИ,
используется генератор на КМОП логике. Генераторы на КМОП логике по принципу
построения ничем не отличаются от генераторов на ТТЛ микросхемах, но ввиду
малого энергопотребления КМОП микросхемами и гораздо меньших рабочих токов (в
частности входных) отличия все же имеются. Прежде всего, для генераторов КМОП
логики характерны большие величины времязадающих резисторов (десятки и сотни
кОм в отличие от сотен Ом для ТТЛ) и малые емкости конденсаторов. К примеру,
классическая схема генератора (изображенная на рисунке ниже), собранная на КМОП
серии при сопротивлении резистора менее 1 кОм вообще не запустится.
Рисунок
13 - Генератор на КМОП МС
<file:///C:\Documents%20and%20Settings\%D0%90%D0%B4%D0%BC%D0%B8%D0%BD%D0%B8%D1%81%D1%82%D1%80%D0%B0%D1%82%D0%BE%D1%80\%D0%A0%D0%B0%D0%B1%D0%BE%D1%87%D0%B8%D0%B9%20%D1%81%D1%82%D0%BE%D0%BB\Генераторы%20импульсов%20на%20микросхемах%20КМОП%20_%20Электрические%20схемы_files\444.jpg>
Ниже
у МОП генераторов получится и максимальная частота генерации, которая
ограничена верхней частотой переключения МОП элементов (обычно до 2 МГц).
Причем эта частота падает при снижении напряжения питания. Достоинством же
генераторов на КМОП микросхемах можно считать широкий диапазон питающих
напряжений (для 561 серии напряжение питания может лежать в диапазоне от 2 до
12 В, тогда как ТТЛ логика достаточно жестко привязана к напряжению питания 5В,
10% погрешность). Плюс малые величины, а значит и габариты времязадающих
конденсаторов и, главное, очень малое энергопотребление (1 мА и менее) [9].
В
проекте расчетная частота генератора для ЖКИ:
=0.52/R32*C2=0.52/15k*0.47u=73.75 [Гц]
3.5
Жидкокристаллический индикатор ITS-E0190SRNP
Рисунок
14 - Внешний вид и распиновка ЖКИ [10]
Индикатор цифровой четырехразрядный
жидкокристаллический предназначен для отображения информации в виде цифр от 0
до 9 в каждом из четырех разрядов и десятичного знака после каждого из первых
трех разрядов в средствах отображения информации индивидуального пользования.
Корпус стеклянный, плоский, выводы ленточные под распайку. Масса не более
25 г. Предельно допустимый электрический режим:
·
Напряжение
управляющее, В……………………………. 4-15;
·
Частота
управляющего напряжения, Гц............................ 30-3000
Индикатор должен управляться знакопеременным
напряжением. Значение постоянной составляющей не должно превышать 300 мВ; при
большем значении долговечность индикатора не гарантируется. Во избежание
появления ложной информации напряжение на не включенных сегментах не должно
превышать 1 В [11].
Рисунок
15 - Обозначение индикатора при заказе
.6 ГТИ SG-8002DC
Появление в 1997 программируемых кварцевых генераторов фирмы Epson
обозначило наступление новой эпохи в технологии производства кварцевых
генераторов [15]. Вместо выпуска огромного ассортимента изделий с различными
рабочими частотами, напряжениями питания и диапазонами рабочих температур
появилась возможность использовать всего несколько стандартных функционально
законченных генераторов, а многочисленные их вариации по основным электрическим
параметрам обеспечивать уже программным путем на этапе поставки продукции или
даже непосредственно у заказчика.
К сожалению, многолетний опыт поставок программируемых кварцевых
генераторов показал, что широкому их распространению в значительной степени
препятствует практически полное отсутствие информации по этим изделиям. До сих
пор большинство разработчиков электронной техники с большим удивлением
воспринимают даже само словосочетание "программируемые кварцевые
генераторы" и совершенно не представляют себе как возможности, так и
недостатки этих изделий.
Итак, что же представляют собой программируемые кварцевые генераторы? И
как вообще могут совмещаться два этих на первый взгляд несовместимых понятия -
"кварцевый генератор" и "программируемый"?
Ответ на эти вопросы достаточно прост. Достаточно только на время
отвлечься от слова "генератор". На самом деле эти изделия
представляют собой синтезатор частоты с кварцевой стабилизацией. И название
"генератор" было присвоено изделиям для того, чтобы подчеркнуть их
место на рынке электронных компонентов. В большинстве случаев стандартный
кварцевый генератор с фиксированной частотой может быть свободно заменен
программируемым аналогом. Поэтому в дальнейшем мы будем придерживаться
терминологии, предложенной фирмой Epson для изделий этого семейства.
Принцип работы. Блок схема программируемого кварцевого генератора
семейства SG-8002 представлена на рисунке.
В состав микросхемы входит кварцевый генератор опорной частоты 25 МГц,
делитель частоты с коэффициентом деления 1/Q, фазовый детектор, ГУН, делитель
частоты с коэффициентом деления 1/P, однократно программируемое ЭППЗУ и
управляемые выходные каскады.
Рисунок
16 - Способ программирования генератора
Фазовый детектор, ГУН и делитель 1/P образуют цепь фазовой автоподстройки
частоты. На фазовый детектор поступает поделенный по частоте в Q раз сигнал с
опорного кварцевого генератора и поделенный в P раз сигнал с ГУН. Фазовый
детектор производит сравнение фаз этих двух сигналов и управляет ГУН таким
образом, чтобы сохранялась постоянная разность фаз сигналов этих источников.
Таким образом, выходная частота ГУН будет составлять FVCO=FREFxP/Q, а ее
стабильность определяться только стабильностью частоты опорного кварцевого
генератора. При этом в зависимости от соотношения коэффициентов деления P и Q
выходная частота может быть как выше, так и ниже частоты опорного генератора.
Значение опорной частоты совместно с коэффициентами деления делителей
частоты определяет сетку допустимых выходных частот генератора. При
соответствующей разрядности счетчиков шаг этой сетки может быть сделан
достаточно малым. Кроме того для обеспечения генерации выходной частоты с
максимально возможной точностью осуществляется дополнительная подстройка
опорного генератора путем подключения к нему одного или нескольких
конденсаторов, входящих в состав микросхемы.
Перед окончательным поступлением на выход генератора сигнал с ГУН
проходит через делитель частоты на 2 для обеспечения симметрии выходного
сигнала и через программируемые цепи сдвига уровня, обеспечивающие работу
генератора с ТТЛ или КМОП нагрузкой.
Программирование. Все генераторы серии SG-8002 имеют только четыре
вывода, которые используются также и для программирования генераторов.
Программирование осуществляется по разработанной фирмой Epson технологии при
помощи специального программатора и под управлением программы, установленной на
IBM PC совместимом компьютере.
После введения исходных данных о необходимой частоте генерации, ее
стабильности, диапазоне рабочих температур и конфигурации выходного каскада
осуществляется проверка введенных данных на совместимость с возможностями
заданного типа кварцевого генератора. В случае успешной проверки выдается
приглашение к записи. После установки генератора в панельку программатора можно
начинать программирование. Весь цикл записи осуществляется автоматически и
состоит из нескольких этапов.
На первом этапе на вывод 1 (вход управления выходным каскадом) подается
отрицательное напряжение, переводящее микросхему в режим программирования.
На следующем этапе осуществляется контроль выходной частоты. Для
незапрограммированного генератора выходная частота должна равняться частоте
колебаний опорного генератора. При значительном отклонении выходной частоты от
штатного значения дальнейшее программирование прекращается и выдается сообщение
об ошибке. Если измеренное значение частоты не выходит за допустимые границы,
то исходя из результата измерения и необходимого значения частоты генерации,
программа принимает решение о необходимости коррекции опорного генератора для
достижения максимальной точности. Подгонка частоты кварцевого опорного
генератора становится возможной благодаря наличию встроенного набора
конденсаторов. В ходе программирования осуществляется подключение или
отключение необходимых конденсаторов.
На следующем этапе программируются коэффициенты деления двух делителей
частоты и цепи сдвига уровня в выходном каскаде. Затем вывод микросхемы OUT,
который до сих пор служил входным, программируется, как только выходной. Таким
образом блокируется любая возможность случайного перепрограммирования
генератора в ходе его дальнейшей эксплуатации.
После окончания программирования проверяются и выводятся на экран
основные параметры генератора: выходная частота, измеренная при комнатной
температуре, потребляемый ток в рабочем режиме и режиме покоя, уровни выходного
напряжения. Если микросхема по этим параметрам отвечает требованиям заказчика,
то на этом ее программирование заканчивается.
Конструктивное исполнение.
Генераторы семейства SG-8002 выпускаются в пяти различных вариантах
исполнения - три варианта для поверхностного монтажа (SG-8002JA/JC/JF)и два
варианта для монтажа в отверстия печатной платы (SG-8002DB/DC). Типы корпусов и
расположение выводов полностью соответствуют стандартным широко
распространенным сериям генераторов серий SG-51, SG-531, SG-615, SG-636 и
SG-710. Все генераторы выпускаются по единой технологии и практически не
различаются по своим электрическим параметрам. Этим достигается максимальная
степень взаимозаменяемости генераторов в существующей и вновь разрабатываемой
аппаратуре.
Электрические параметры. В таблице приведены основные электрические
параметры генераторов семейства SG-8002.
Эти параметры практически не зависят от варианта конструктивного
исполнения и различаются только параметрами программирования. Возможны 6
вариантов программирования выходного каскада:/ST для работы в 5-вольтовых цепях
с ТТЛ нагрузкой,/SH для 5-вольтовых цепей с КМОП нагрузкой/SC для
3.0...3.3-вольтовых КМОП цепей.
Кроме того, в вариантах PT, PH и PC вывод 1 микросхемы OE (Output Enable)
программируется для управления выходным каскадом микросхемы, а в вариантах ST,
SH и SC вывод 1 ST (STtandby) используется для перевода микросхемы в режим
покоя.
Разница этих двух режимов состоит в том, что в режиме OE при подаче на
вход 1 низкого логического уровня выход микросхемы переводится в
высокоимпедансное состояние, в то время как оставшиеся цепи микросхемы
продолжают полностью функционировать.
Таблица
4 - Параметры кварцевого резонатора
Параметр
|
PT/ST
|
PH/SH
|
PC/SC
|
Примечание
|
Диапазон выходных частот
|
f0
|
1.000...125.000 МГц
|
|
Рабочее напряжение
|
VDD
|
5.0 ±0.5 В
|
3.3 ±0.3 В
|
3.0 ±0.3 В при fO<=66.7
МГц (PC/SC)
|
Диапазон рабочих температур
|
TOPR
|
-20...+70°C (-40...+85°C)
|
-40°C +85°C
|
см. подробное описание
|
Стабильность частоты
|
df/f
|
B: ±50 x 10-6 , C: ± 100 x
10-6 ,M: ±100 x 10-6
|
B,C: -20...+70°C,
M:-40...+85°C см. подробное описание
|
Потребляемый ток
|
IOP
|
45 мА макс.
|
28 мА макс.
|
Макс. рабочая частота, без
нагрузки
|
Потребляемый ток в режиме
покоя
|
IOE
|
30 мА макс.
|
16 мА макс.
|
|
IST
|
50 мкА макс.
|
ST=GND(ST,SH,SC)
|
Скважность
|
tW/t
|
-
|
40%...60%
|
КМОП нагрузка, уровень 1/2
VDD
|
|
|
40%...60%
|
-
|
ТТЛ нагрузка, уровень 1.4 В
|
Выходное напряжение
высокого уровня
|
VOH
|
VDD - 0.4 В мин.
|
IOH=-16 мА
(PT/ST,PH/SH),-8 мА(PC/SC
|
Выходное напряжение низкого
уровня
|
VOL
|
0.4 В макс.
|
IOL= 16 мА(PT/ST,PH/SH),
8 мА(PC/SC)
|
Максимальная нагрузочная
способность
|
N
|
5 ТТЛ макс.
|
-
|
макс. рабочая частота
|
|
CL
|
15 пФ макс.
|
25 пФ макс.
|
15 пФ макс.
|
|
Время нарастания и спада
выходного сигнала
|
tTLH tTHL
|
4 нс
|
КМОП нагрузка 20% VDD...80%
VDD , ТТЛ нагрузка 0.4 ...2.4 В
|
Время включения генератора
|
tOSC
|
10 мс макс
|
с момента достижения
напряжением питания минимального значения рабочего напряжения
|
Долговременная стабильность
частоты
|
fA
|
±5 х 10-6/год
|
TA= +25°C, VDD = 5.0 В/3.3
В (PC/SC)
|
Джиттер фронтов сигнала
|
tJ
|
250 пс макс.
|
fO=1...125 МГц, CL=15 пФ
|
В режиме ST при подаче на вход 1 низкого логического уровня работа
микросхемы полностью прекращается, и выход соединяется с общим проводом через
высокоомный резистор. В таком режиме покоя ток, потребляемый микросхемой от
источника питания, уменьшается приблизительно на 3 порядка и не превышает 50
мкА. Платой за это является продолжительный выход микросхемы на рабочий режим
после подачи на вывод ST высокого логического уровня. Это время составит около
10 мс и будет ровно таким же, как и при подаче напряжения питания на микросхему.
Если Вы не планируете использовать какой-либо из вариантов отключения
генератора то вывод 1 можно соединить с положительным выводом источника питания
или оставить не присоединенным. В состав микросхемы уже входит резистор
номиналом порядка 30 кОм, подключенный между выводами 1 (OE/ST) и 4 (VDD). При
этом при подаче на вход 1 низкого уровня номинал этого резистора увеличивается
приблизительно в 10 раз для уменьшения протекающего на входе тока [13].
3.7 Переключатель
ПГ3-11П4Н
Рисунок
17 - Примерный внешний вид галетного переключателя [12]
Технические
характеристики:
·
ток, А от 1×10-4 до 0,5;
·
минимальное
напряжение, В 5×10-2;
·
максимальное
напряжение, В: при активной нагрузке 250 при индуктивной нагрузке: ток постоянный
36 ток переменный 127;
·
максимальная
коммутируемая мощность, Вт(В×А) 25(25);
·
испытательное
напряжение, В(эфф.) 750;
·
сопротивление
контакта, Ом, не более 0,02;
·
сопротивление
изоляции, МОм, не менее 1000;
·
емкость, пФ, не
более: между соседними электрически несоединенными контактами 1,5 между
замкнутым контактом и корпусом 4,0
·
момент
переключения, Н×м(кгс×см) от 0,15(1,5) до 0,7(7);
·
число
коммутационных циклов в зависимости от электрических режимов и рабочей
температуры от 1250 до 12500;
·
минимальная
наработка, ч 25000;
·
срок
сохраняемости, лет 25.
3.8 Логические
элементы
Рисунок
18 - Условно-графическое обозначение SN74ALS08 (аналог КР1533ЛИ1) [5]
Рисунок
19 - Условно-графическое обозначение SN74ALS04А (аналог КР1533ЛН1) [5]
Рисунок
20 - Условно-графическое обозначение SN74ALS1035 (аналог КР1533ЛП17). Шесть
повторителей с повышенной нагрузочной способностью и открытым коллекторным
выходом [5]
Рисунок
21 - Условно-графическое обозначение 74AС00 (аналог КР1554ЛА3) [5]
Микросхема
содержит два независимых D-триггера, срабатывающих по положительному фронту тактового
сигнала.
Низкий
уровень напряжения на входах установки или сброса устанавливает выходы триггера
в соответствующее состояние вне зависимости от состояния на других входах (С и D).
При наличии на входах установки и сброса напряжения высокого уровня для
правильной работы триггера требуется предварительная установка информации по
входу данных относительно положительного фронта тактового сигнала, а также
соответствующая выдержка информации после подачи положительного фронта
синхросигнала [5].
4
Описание работы устройства
Измеряемый импульс амплитудой от 0,1 до 12 В подается на резистивный
делитель из резисторов R10 и R12. Делитель обеспечивает
согласование входного уровня со входом компаратора. Опорное напряжение задается
ручкой переменного резистора R11 в
диапазоне от 0 до 6 В, тем самым обеспечивая заданный интервал входного
напряжения от 0,1 до 12 В. На выходе компаратора при прохождении импульса -
логическая единица.
D-триггер
DD7.2 включен как Т-триггер. Он
обеспечивает формирование импульса, равного периоду входного сигнала (делит
частоту на два).
Периодичность измерения импульса задается счетчиком DD3, работающим в реверсивном режиме.
Он тактируются частотой 1 Гц, что обеспечивает заданную точность установки.
Установка значений обеспечивается галетным переключателем, имеющим 4 платы
переключателей с 11 позициями (используется 9). Запись в счетчик осуществляется
каждый раз при достижении нуля.
Схема привязки асинхронного сигнала к синхронной последовательности,
состоящая из элементов DD5, DD7.1 и DD8.1, обеспечивает прохождение одного целого измеряемого
импульса (равного периоду входного сигнала) за одну периодичность измерения.
Модуль, в котором осуществляется счет длительности периода состоит из 6
двоично-десятичных счетчиков DD1, DD4, DD6, DD10, DD12, DD13 Прохождению на модуль счета импульсов препятствует
логический элемент И DD8.2,
который пропускает частоту от ГТИ только в момент поступления измеряемого
импульса.
По приходу измеряемого импульса производится обнуление счетчиков. Импульс
обнуления должен быть минимален, т.к. его длительность влияет на погрешность
измерения. Обеспечивает обнуление схема выделения фронта на элементах DD10.1 и DD8.3. Время задающая цепочка из резистора R15 и конденсатора С1 обеспечивает
нарастание импульса на входе 10 DD8.3.
Эта
величина постоянной погрешности.
Время
длительности периода выводится на 6 ЖКИ (два корпуса по 4 ЖКИ сегмента).
Наименьший разряд ЖКИ отображает длительность в 0,0001 мс (0,1 мкс).
Для
развязки и синхронизации по уровню микросхем серии ТТЛ и КМОП используются
микросхемы DD15-DD18 с коллекторным выходом. Выход данных повторителей
подтянуты на 5 В через резисторы R19-R42. Для работы с ЖКИ необходимо создать на сегменте
двухполярное напряжение с частотой от 30 до 100 Гц. Для этого используем
генератор на DD14. Его описание приведено в разделе 3.4.
На
МС DD2 выполнен ГТИ для задачи периодичности измерения 1
Гц. Генератор DD9 на частоте 10 МГц обеспечивает измерение
длительность периода входного сигнала с шагом 0,1 мкс. При погрешности
измерения 0,05 мс (0,5 %). Счетчики и ЖКИ обеспечат измерения до 99,9999 мс.
Рисунок
23 - Диаграммы работы устройства
Заключение
Разработанное устройство полностью удовлетворяет полученному мной заданию.
В состав устройства входят микросхемы ТТЛ и КМОП иностранного производства с
указанием отечественного аналога. Осуществление задания периодичности измерения
происходит благодаря пакетным переключателям. Благодаря широкой номенклатуры
изделий электронной промышленности и их доступности ГТИ на несколько частот
выполнен на одной микросхеме. Точность измерений составляет +-0,0001 мс.
Максимальное измеряемое значение 99,9999 мс.
Список литературы
1. Журнал
«Радио» 1985 г. №05.
. Гутников
В.С. Интегральная электроника в измерительных устройствах. - 2-е изд., перераб.
и доп. - Л.: энергоатомиздат, ленинградское отделение, 1988. - 304с.: ил.
. И.И.
Петровский, А.В. Прибыльский, В.С. Чувелев, Логические ИС КР1533, КР1554.
Справочник, В двух частях, АН08.
. Дж.
Коннели, Аналоговые интегральные схемы, М.: МИР, 1977.
. Каталог
ф. Платан. Устройства индикации.
6. Datasheet
“ITS-E0190.pdf”.
. Datasheet “Переключатели малогабаритные
галетные типа ПГ3.pdf”
Похожие работы на - Устройство измерения длительности периода
|